Репозитарій КНУ
  • Yкраї́нська
  • English
  • Увійти
    Новий користувач? Зареєструйтесь.Забули пароль?
Репозитарій КНУ
  • Фонди & Зібрання
  • Статистика
  • Yкраї́нська
  • English
  • Увійти
    Новий користувач? Зареєструйтесь.Забули пароль?
  1. Головна
 
  • Деталі
Параметри

Синтез електронних секвенційних схем мовою опису обладнання Verilog в середовищі проектування Intel Quartus Prime

Тип публікації :
Магістерська робота
Дата випуску :
2023
Автор(и) :
Рябов Дмитро Олександрович
Мова основного тексту :
eKNUTSHIR URL :
https://ir.library.knu.ua/handle/123456789/6359
Цитування :
Рябов Д. О. Синтез електронних секвенційних схем мовою опису обладнання Verilog в середовищі проектування Intel Quartus Prime : дипломна робота магістра : 123 Комп’ютерна інженерія / Рябов Дмитро Олександрович. – Київ, 2023. –756 с.
У ході дослідження синтезовано електронні цифрові схеми для трьох концептуально різних секвенційних пристроїв на основі скінчених автоматів Мура та Мілі поширеною стандартизованою мовою опису обладнання Verilog : розроблено схему довільного реального керуючого пристрою, яка має функціональність і логіку роботи скінченого автомату Мілі; побудовано граф переходів: розроблено дві нові схеми автомату, які мають якісну відмінність та підвищену складність по відношенню до першої схеми; синтезовано електронну схему кожного скінченого автомату мовою опису обладнання Verilog у середовищі проектування Inter Quartus Prime та виконано перевірку логіки роботи схеми за допомогою вбудованого симулятора ModelSIM, включенного до середовища Quartus; для кожної електронної схеми застосовано програмний механізм перевірки TestBench, який дозволяє перевірити швидкодію роботи схеми, а також стабільність і коректність перемикання станів скінченого автомату; реалізовано скінчений автомат найвищого рівня складності у вигляді одного головного об'єднуючого Verilog-файлу та двох допоміжних Verilog-файлів, які обмінюються між собою сигналами.


Ключові слова : синтез електронних схем, мова опису апаратури VERILOG, INTEL QUARTUS PRIME, FPGA, MODELSIM.
Галузі знань та спеціальності :
Тип зібрання :
Publication
Файл(и) :
Вантажиться...
Ескіз
Формат

Adobe PDF

Розмір :

2.16 MB

Контрольна сума:

(MD5):0a371f8b450a39f06ff493ff8621879e

Ця робота розповсюджується на умовах ліцензії Creative Commons CC BY-NC

Налаштування куків Політика приватності Угода користувача Надіслати відгук

Побудовано за допомогою Програмне забезпечення DSpace-CRIS - Розширення підтримується та оптимізується 4Наука

м. Київ, вул. Володимирська, 58, к. 42

(044) 239-33-30

ir.library@knu.ua